
õµÕ ¾¾¸®Áî(¹«ÁöÇ⼺)
¼¼°è ÃÖÃÊ UWB È£Èí Àç½Ç °¨Áö ¼¾¼
2021³âÇü È£ÈíÀç½Ç°¨Áö¼¾¼ "õµÕ ¾¾¸®Áî"¸¦ ¼Ò°³ÇÕ´Ï´Ù.
¿òÁ÷ÀÓ ¹× È£Èí °¨Áö¿¡ »ç¿ëµÇ¸ç, °¨Áö ¹üÀ§ ³»¿¡ ÀÖ´Â »ç¶÷ÀÇ
Á¸À縦 ŽÁöÇϰí È£Èí ½ÅÈ£¸¦ °¨ÁöÇÕ´Ï´Ù.
* Á¦Ç° »ç¾ç *
Ĩ¼Â
| FPGA
|
»ç¿ëÁ֯ļö
| 7~9GHz
|
´ë¿ªÆø
| 500MHz~650MHz
|
°Å¸® ÇØ»óµµ
| 50cm
|
°ø±ÞÀü¾Ð
| 5V~12V DC
|
¼ÒºñÀü·ù
| Max 20mA
|
¿ÜºÎÃâ·Â
| Max -41.3dBm
|
ÀÛµ¿¿Âµµ
| ½Ç¿Â -10µµ~+45µµ
|
°¨Áö¹üÀ§
| ¿òÁ÷ÀÓ°¨Áö : Á÷°æ 10 ¹ÌÅÍ È£Èí°¨Áö : Á÷°æ 7 ¹ÌÅÍ
|
Å©±â
| 46mm x 46mm
|
¾ÈÅ׳ª Á¾·ù
| Monopole
|
¹æ»ç°¢
| x-z 360µµ, y-z 60µµ
|
¾ÈÅ׳ª À̵æ
| xz 4.61dBi yz 4.66dBi
|
ÀÎÅÍÆäÀ̽º
| UART, BLE4.0
|